

# 5400ТР035 (ПАИС)

# Приложение А

| Описание DCS_Electric                                                                                                                                        | 3          |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------|------------|
| Настройка рабочей станции                                                                                                                                    | 3          |
| Рекомендуемые системные требования:                                                                                                                          | . 3        |
| Предварительная работа:                                                                                                                                      | . 3        |
| Маршрут проектирования                                                                                                                                       | 4          |
| Проектирование аналоговой части                                                                                                                              | 5          |
| Создание электрической схемы                                                                                                                                 | 5          |
| Основные блоки схемы                                                                                                                                         | . 7        |
| САU – ОУ общего применения на основе усилительного блока САU                                                                                                 | . 7        |
| САU_СОМР – компаратор на основе усилительного блока САU                                                                                                      | . 7        |
| CAU_NEG_CAP_FB – ОУ общего применения с отрицательной обратной связью (ООС) и<br>шунтирующим конденсатором емкостью 1,6 пФ на основе усилительного блока CAU | . 7        |
| CAU_NEG_FB – ОУ общего применения с ООС на основе усилительного блока CAU                                                                                    | . 7        |
| CAU_POS_FB – ОУ общего применения с положительной обратной связью на основе<br>усилительного блока CAU                                                       | . 8        |
| CAU_REPEATER – Повторитель на основе усилительного блока CAU                                                                                                 | . 8        |
| INPUT – вход схемы                                                                                                                                           | . 8        |
| ОUTPUT – выход схемы                                                                                                                                         | . 8        |
| OUTPUT_ADR – выход схемы через аналоговый буфер                                                                                                              | . 8        |
| OUTPUT_1x5_ADR – выход схемы через усилитель в 1,5 раза                                                                                                      | . 9        |
| OUTPUT_DDR – выход схемы через цифровой буфер                                                                                                                | . 9        |
| РАU – ОУ общего применения на основе прецизионного усилительного блока РАU                                                                                   | . 9        |
| PAU_COMP – компаратор на основе прецизионного усилительного блока PAU                                                                                        | . 9        |
| РАU_DIFF – полностью дифференциальный ОУ на основе прецизионного усилительного бл<br>РАU                                                                     | юка<br>. 9 |
| РАU_DIFF_CAP_FB – полностью дифференциальный ОУ с ООС и шунтирующим конденсатором емкостью 2 пФ на основе прецизионного усилительного блока РАU              | 10         |
| РАU_DIFF_FB – полностью дифференциальный ОУ с ООС на основе прецизионного<br>усилительного блока РАU                                                         | 10         |
| РАU_NEG_CAP_FB – ОУ общего применения с ООС и шунтирующим конденсатором емкос<br>2 пФ на основе прецизионного усилительного блока РАU                        | тью<br>10  |
| PAU_NEG_FB – ОУ общего применения с ООС на основе прец. усилительного блока PAU.                                                                             | 11         |
| РАU_U1_OPAMP – ОУ общего применения с ООС, шунтирующим конденсатором емкостью 2 пФ и потенциометром на выводе INP на основе прец. усилительного блока PAU    | 11         |
| REF – источник опорного напряжения                                                                                                                           | 11         |
| MUX – аналоговый мультиплексор                                                                                                                               | 12         |
| RES – программируемый резистор из блока пассивных компонентов                                                                                                | 12         |

| SPM_mini – блок свободной конфигурации                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 13                                                             |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------|
| VSS – вывод «земли» из блока пассивных компонентов                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 13                                                             |
| isource – источник постоянного тока                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 13                                                             |
| bsource – источник напряжения, задаваемого формулой                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 14                                                             |
| vpulse – источник прямоугольных импульсов                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 14                                                             |
| vpwl – источник напряжения, задаваемый по точкам                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 14                                                             |
| vsin – источник синусоидальных импульсов                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 15                                                             |
| vsource – источник постоянного напряжения                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 15                                                             |
| 5400TP035_core – блок параметров моделирования                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 16                                                             |
| Автоматическая трассировка схемы                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 17                                                             |
| Пользовательское размещение элементов в автоматической трассировке                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 18                                                             |
| Сбалансированные цепи                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 19                                                             |
| Критические цепи                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 19                                                             |
| Ошибки при построении схем и методы их устранения                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 20                                                             |
| Ошибка количества используемых блоков.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 20                                                             |
| Ошибка отсутствия параметров моделирования (блок 5400TP035_core)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 20                                                             |
| Ошибка установки номера входа/выхода                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 20                                                             |
| Моделирование аналоговой части                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 21                                                             |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 04                                                             |
| г учпая трассировка и моделирование                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 24                                                             |
| Основные блоки схемы                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 24<br>25                                                       |
| Ссновные блоки схемы<br>Прецизионный усилительный блок PAU                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 24<br>25<br>25                                                 |
| Ручная трассировка и моделирование<br>Основные блоки схемы<br>Прецизионный усилительный блок PAU<br>Усилительный блок CAU                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 24<br>25<br>25<br>27                                           |
| Ручная Трассировка и моделирование<br>Основные блоки схемы<br>Прецизионный усилительный блок PAU<br>Усилительный блок CAU<br>Программируемый блок пассивных компонентов PPC                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 24<br>25<br>25<br>27<br>28                                     |
| Р учная трассировка и моделирование<br>Основные блоки схемы<br>Прецизионный усилительный блок PAU<br>Усилительный блок CAU<br>Программируемый блок пассивных компонентов PPC<br>Блок ввода/вывода PADDR                                                                                                                                                                                                                                                                                                                                                                                                                          | 24<br>25<br>25<br>27<br>27<br>28<br>29                         |
| Р учная трассировка и моделирование<br>Основные блоки схемы<br>Прецизионный усилительный блок PAU<br>Усилительный блок CAU<br>Программируемый блок пассивных компонентов PPC<br>Блок ввода/вывода PADDR<br>Блок свободной конфигурации SPM                                                                                                                                                                                                                                                                                                                                                                                       | 24<br>25<br>25<br>27<br>27<br>28<br>29<br>30                   |
| Р учная трассировка и моделирование<br>Основные блоки схемы<br>Прецизионный усилительный блок PAU<br>Усилительный блок CAU<br>Программируемый блок пассивных компонентов PPC<br>Блок ввода/вывода PADDR<br>Блок свободной конфигурации SPM<br>Коммутационный блок CB.                                                                                                                                                                                                                                                                                                                                                            | 24<br>25<br>25<br>27<br>28<br>28<br>29<br>30<br>31             |
| Ссновные блоки схемы<br>Основные блоки схемы<br>Прецизионный усилительный блок PAU<br>Усилительный блок CAU<br>Программируемый блок пассивных компонентов PPC<br>Блок ввода/вывода PADDR<br>Блок свободной конфигурации SPM<br>Коммутационный блок CB.<br>Линейный регулятор напряжения LDO                                                                                                                                                                                                                                                                                                                                      | 24<br>25<br>25<br>27<br>28<br>29<br>30<br>31<br>32             |
| <ul> <li>Ручная трассировка и моделирование</li> <li>Основные блоки схемы</li> <li>Прецизионный усилительный блок PAU</li> <li>Усилительный блок CAU</li> <li>Программируемый блок пассивных компонентов PPC</li> <li>Блок ввода/вывода PADDR</li> <li>Блок свободной конфигурации SPM</li> <li>Коммутационный блок CB</li> <li>Линейный регулятор напряжения LDO</li> <li>Источник опорного напряжения</li> </ul>                                                                                                                                                                                                               | 24<br>25<br>25<br>27<br>28<br>29<br>30<br>31<br>32<br>33       |
| <ul> <li>Ручная трассировка и моделирование</li> <li>Основные блоки схемы</li> <li>Прецизионный усилительный блок PAU</li> <li>Усилительный блок CAU</li> <li>Программируемый блок пассивных компонентов PPC</li> <li>Блок ввода/вывода PADDR</li> <li>Блок свободной конфигурации SPM</li> <li>Коммутационный блок CB</li> <li>Линейный регулятор напряжения LDO</li> <li>Источник опорного напряжения</li> <li>Примеры коммутации без использования автоматической трассировки.</li> </ul>                                                                                                                                     | 24<br>25<br>25<br>27<br>28<br>29<br>30<br>31<br>32<br>33<br>34 |
| <ul> <li>Ручная трассировка и моделирование</li> <li>Основные блоки схемы</li> <li>Прецизионный усилительный блок PAU</li> <li>Усилительный блок CAU</li> <li>Программируемый блок пассивных компонентов PPC</li> <li>Блок ввода/вывода PADDR</li> <li>Блок свободной конфигурации SPM</li> <li>Коммутационный блок CB</li> <li>Линейный регулятор напряжения LDO</li> <li>Источник опорного напряжения</li> <li>Примеры коммутации без использования автоматической трассировки.</li> </ul>                                                                                                                                     |                                                                |
| <ul> <li>Ручная трассировка и моделирование</li> <li>Основные блоки схемы</li> <li>Прецизионный усилительный блок PAU</li> <li>Усилительный блок CAU</li> <li>Программируемый блок пассивных компонентов PPC</li> <li>Блок ввода/вывода PADDR</li> <li>Блок свободной конфигурации SPM</li> <li>Коммутационный блок CB</li> <li>Линейный регулятор напряжения LDO</li> <li>Источник опорного напряжения</li> <li>Примеры коммутации без использования автоматической трассировки.</li> <li>Построение прецизионных схем</li> <li>Импорт схемы из конфигурационной последовательности</li> </ul>                                  |                                                                |
| <ul> <li>Ручная трассировка и моделирование</li> <li>Основные блоки схемы</li> <li>Прецизионный усилительный блок PAU</li> <li>Усилительный блок CAU</li> <li>Программируемый блок пассивных компонентов PPC</li> <li>Блок ввода/вывода PADDR</li> <li>Блок свободной конфигурации SPM</li> <li>Коммутационный блок CB</li> <li>Линейный регулятор напряжения LDO</li> <li>Источник опорного напряжения</li> <li>Примеры коммутации без использования автоматической трассировки.</li> <li>Построение прецизионных схем</li> <li>Импорт схемы из конфигурационной последовательности</li> <li>Совместимость проектов.</li> </ul> |                                                                |
| <ul> <li>Ручная трассировка и моделирование</li></ul>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                                                                |
| <ul> <li>Ручная трассировка и моделирование</li></ul>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                                                                |

# Описание DCS\_Electric

Программное обеспечение используется для проектирования, моделирования и конфигурирования схем. Программное обеспечение предназначено для работы с конфигурируемыми микросхемами 5400TP035 (ПАИС), 5400TP094 (ПАЦИС), 5400TP045A-031 (ПАМС), 5400TP055A-008 (ПИКЛ).



Рисунок 1. Программное обеспечение DCS\_Electric

# Настройка рабочей станции

# Рекомендуемые системные требования:

- операционная система: Windows 7, Windows 8, Windows 10;
- оперативная память 8 ГБ;
- 20 ГБ свободного места на жестком диске.

# Предварительная работа:

- 1) Скопировать папку с программой на локальный диск.
- 2) Установить Java из папки. Vnstall на диск C:\
- 3) Запустить файл electric.bat из папки с программой.
- 4) Загрузить настройки (выполняется один раз при первом запуске программы):

File -> Preferences -> Import

Путь к файлу .\electric\Prefs\Cadence\_style.xml (общие настройки)

Важно! Путь, где находится программа, должен содержать только латинские символы. Папка, где находится программа, не должна требовать прав администратора.



Рисунок 2. Окно загрузки настроек при первом запуске программы

5) Перезапустить программу.

# Маршрут проектирования

Общий вид маршрута проектирования схем с использованием DCS\_Electric приведен на рисунке 3.



Рисунок 3. Маршрут проектирования программируемых схем

САПР DCS\_Electric позволяет спроектировать схему, используя готовые функциональные блоки, провести моделирование и получить конфигурационную последовательность для прошивки в микросхему.

Для прошивки микросхемы в ОЗУ или ПЗУ используется программа DCSProg совместно с программатором (подробнее см. Руководство пользователя 5400TP035 Приложение Б).

# Проектирование аналоговой части

#### Создание электрической схемы

1) Открыть проект (File -> Open Library)

.DCSElectric\Projects\5400TP035\simulation.jelib

2) Создать новую схему (правой кнопкой мыши по библиотеке simulation -> Create New Cell).

В открывшемся окне в поле Name ввести название схемы, в поле View выбрать schematic.

| 😨 New Cell 🛛 🗙 |                        |        |  |
|----------------|------------------------|--------|--|
| Library:       | simulation             | ~      |  |
| Name:          |                        |        |  |
|                | schematic              | ^      |  |
|                | icon                   |        |  |
|                | layout                 |        |  |
|                | layout.skeleton        |        |  |
| View:          | layout.compensated     |        |  |
|                | VHDL                   |        |  |
|                | Verilog                |        |  |
|                | documentation          |        |  |
|                | documentation.waveform | $\sim$ |  |
| Technology:    | mocmos                 |        |  |
|                |                        | · · ·  |  |
|                | Cancel Make new window | ОК     |  |

Рисунок 4. Окно создания новой схемы

3) Собрать электрическую схему из готовых блоков.

Функциональные блоки для проектирования схемы расположены в библиотеке *symbol*. Чтобы перенести компоненты из библиотеки в рабочее пространство, нажмите <u>левой</u> кнопкой мыши на нужный блок и, не отпуская кнопку, перетащите в рабочее пространство.

Для коммутации блоков между собой следует нажать на один из контактов блока левой кнопкой мыши, а затем на контакт другого блока правой кнопкой мыши. либо произвести коммутацию вручную путем последовательной отрисовки проводника в необходимых областях. Для этого нужно нажать левую кнопку мыши на начальную точку, затем перевести курсор в необходимую область и нажать правую кнопку, повторять операцию до тех пор, пока не будет осуществлена коммутация нужных блоков.

Чтобы установить параметр необходимо нажать клавишу *Ctrl* и <u>левой</u> кнопкой мыши выделить данный параметр. После того как параметр выделен, отпустите клавишу *Ctrl* и дважды нажмите <u>левой</u> кнопкой мыши по параметру. Введите необходимый параметр и нажмите клавишу *Enter*.

**Примечание:** в процессе проектирования рекомендуется периодически нажимать кнопку F8 (исправление связей). При нажатии проверяются все связи в схеме и удаляются лишние соединительные элементы.



Рисунок 5. Расположение блоков в библиотеке symbol



Рисунок 6. Окно проектирования DCS\_Electric

Навигация в графическом интерфейсе программы:

• Приближение и отдаление активного поля

Клавиша «Е» – приближение

Клавиша «W» – отдаление

Клавиша «Z» – масштабирование области

Клавиша «Ctrl» + прокрутка колеса мыши

Клавиша «F» – масштабирование и центрирование всей схемы

• Перемещение по полю

Нажать колесо мыши, перемещаться по полю

Нажать на значок «*Toggle Pan»* в поле инструментов и, зажав <u>левую</u> кнопку мыши, перемещаться по полю

«Num2» - перемещение по рабочей области вниз

«Num4» - перемещение по рабочей области влево

«Num6» – перемещение по рабочей области вправо

«Num8» - перемещение по рабочей области вверх

• Отмена действия

Сочетаний клавиш «Ctrl» и «Z»

Нажать на значок «Undo» в поле инструментов

## Основные блоки схемы



### САU – ОУ общего применения на основе усилительного блока САU

Рисунок 7. Графическое отображение элемента CAU

#### САU\_СОМР - компаратор на основе усилительного блока САU





CAU\_NEG\_CAP\_FB – ОУ общего применения с отрицательной обратной связью (ООС) и шунтирующим конденсатором емкостью 1,6 пФ на основе усилительного блока CAU



Рисунок 9. Графическое отображение элемента CAU\_NEG\_CAP\_FB

## САU\_NEG\_FB – ОУ общего применения с ООС на основе усилительного блока САU



Рисунок 10. Графическое отображение элемента CAU\_NEG\_FB

CAU\_POS\_FB – ОУ общего применения с положительной обратной связью на основе усилительного блока CAU





## CAU\_REPEATER – Повторитель на основе усилительного блока CAU



Рисунок 12. Графическое отображение элемента CAU\_REPEATER

INPUT – вход схемы



Рисунок 13. Графическое отображение элемента INPUT

OUTPUT – выход схемы



Рисунок 14. Графическое отображение элемента OUTPUT

OUTPUT\_ADR – выход схемы через аналоговый буфер



Рисунок 15. Графическое отображение элемента OUTPUT\_ADR

# OUTPUT\_1x5\_ADR – выход схемы через усилитель в 1,5 раза



Рисунок 16. Графическое отображение элемента OUTPUT\_1x5\_ADR

OUTPUT\_DDR – выход схемы через цифровой буфер





РАU – ОУ общего применения на основе прецизионного усилительного блока РАU



Рисунок 18. Графическое отображение элемента PAU

РАU\_СОМР – компаратор на основе прецизионного усилительного блока РАU



Рисунок 19. Графическое отображение элемента PAU\_COMP

PAU\_DIFF – полностью дифференциальный ОУ на основе прецизионного усилительного блока PAU



Рисунок 20. Графическое отображение элемента PAU\_DIFF

PAU\_DIFF\_CAP\_FB – полностью дифференциальный ОУ с ООС и шунтирующим конденсатором емкостью 2 пФ на основе прецизионного усилительного блока PAU



Рисунок 21. Графическое отображение элемента PAU\_DIFF\_CAP\_FB

PAU\_DIFF\_FB – полностью дифференциальный ОУ с ООС на основе прецизионного усилительного блока PAU



Рисунок 22. Графическое отображение элемента PAU\_DIFF\_FB

PAU\_NEG\_CAP\_FB – ОУ общего применения с ООС и шунтирующим конденсатором емкостью 2 пФ на основе прецизионного усилительного блока PAU



Рисунок 23. Графическое отображение элемента PAU\_NEG\_CAP\_FB

PAU\_NEG\_FB – ОУ общего применения с ООС на основе прецизионного усилительного блока PAU





РАU\_U1\_OPAMP – ОУ общего применения с ООС, шунтирующим конденсатором емкостью 2 пФ и потенциометром на выводе INP на основе прецизионного усилительного блока PAU



Рисунок 25. Графическое отображение элемента PAU\_U1\_OPAMP

# **REF – источник опорного напряжения**



Рисунок 26. Графическое отображение элемента REF

ION – значение выходного напряжения (принимает значение 1,0 В или 2,5 В);

shift – настройка напряжения ИОН (принимает значения от 0 до 31) Шаг настройки 5,0 мВ.

### MUX – аналоговый мультиплексор

В микросхеме реализован встроенный 8-ми канальный мультиплексор. Шесть каналов используются для ввода/вывода произвольных аналоговых или цифровых сигналов, один канал для контроля напряжения ИОН и один для контроля целостности конфигурационного кода.

| MUX2 | MUX1 | MUX0 | Μυχιο                          | INOUT |
|------|------|------|--------------------------------|-------|
| 0    | 0    | 0    | канал і0                       | _     |
| 0    | 0    | 0    | (источник опорного напряжения) | _     |
| 0    | 0    | 1    | канал і1                       | _     |
| 0    | 0    | I    | конфигурационный код)          |       |
| 0    | 1    | 0    | канал і2                       | 52    |
| 0    | 1    | 1    | канал іЗ                       | 53    |
| 1    | 0    | 0    | канал і4                       | 54    |
| 1    | 0    | 1    | канал і5                       | 55    |
| 1    | 1    | 0    | канал і6                       | 56    |
| 1    | 1    | 1    | канал і7                       | 57    |

Таблица 1. Выбор канала мультиплексора

Напряжения управляющих выводов мультиплексора на макетной плате устанавливаются с помощью программатора (*DCSProg –> Программатор –> Установка MUX*)

# RES – программируемый резистор из блока пассивных компонентов



Рисунок 27. Графическое отображение элемента RES

R – значение сопротивления (принимает значения 80, 160, 240, 320, 400 кОм)

## САР – конденсатор

Емкость 8 пФ из блока пассивных компонентов



Рисунок 28. Графическое отображение элемента САР

#### SPM\_mini – блок свободной конфигурации



А – n-канальный МОП-транзистор

Б – р-канальный МОП-транзистор

В – вывод подключения к VDDAINT

Г – вывод подключения к VSSA

Д – резисторы 16 кОм и 76 кОм

Е – конденсатор 1 пФ



**Важно!** Для улучшения работы автоматической трассировки все блоки SPM разделены в шахматном порядке на 2 части. В библиотеке *symbol* эти части называются *SPM\_mini* и *SPM\_mini*?. При работе с автоматической трассировкой рекомендуется использовать только блоки одного типа (*SPM\_mini* или *SPM\_mini*?) т.к. в противном случае мощности трассировки может быть недостаточно для создания схемы.

**Важно!** Для устойчивой работы автоматической трассировки рекомендуется использовать только один тип элементов (транзистор, резистор или емкость) из блока *SPM\_mini*.

# VSS – вывод «земли» из блока пассивных компонентов



Рисунок 30. Графическое отображение элемента VSS

С помощью источников напряжения можно задать внешние воздействия, для этого нужно перенести компоненты из библиотеки *symbol* в рабочее пространство. Источники напряжения необходимо подключать к входу «source» блока ввода «INPUT». Выход блока «INPUT» нужно коммутировать с тем элементом, на который необходимо подать входной сигнал с используемого источника.

isource – источник постоянного тока



Рисунок 31. Графическое отображение элемента isource

VAL – значение постоянного тока

#### bsource – источник напряжения, задаваемого формулой



Рисунок 32. Графическое отображение элемента bsource

formula – математическая зависимость напряжения (тока) источника от выбранных параметров

Примеры формул:

formula=I=cos(V(1)) + sin(V(2))

formula=V=In(cos(log(v(1,2)^2)))-v(3)^4+v(2)^v(1)

Более подробная информация по источнику приведена в <u>ngspice manual</u> пункт 5.1 страница 93.

#### vpulse – источник прямоугольных импульсов



Рисунок 33. Графическое отображение элемента vpulse

| V1 – значение напряжения нижнего уровня  | ТF – время среза     |
|------------------------------------------|----------------------|
| V2 – значение напряжения верхнего уровня | PW – ширина импульса |
| TD – время задержки                      | РЕR – период         |
| TR – время фронта                        |                      |

#### vpwl – источник напряжения, задаваемый по точкам



#### Рисунок 34. Графическое отображение элемента vpwl

VAL = T1 V1 T2 V2 T3 ...

| V1 – значение напряжения в точке T1 | T2 – время 2 точки |
|-------------------------------------|--------------------|
| V2 – значение напряжения в точке T2 | Т3 –               |

### vsin – источник синусоидальных импульсов



Рисунок 35. Графическое отображение элемента vsin

| VO – напряжение смещения | TD – время задержки           |  |
|--------------------------|-------------------------------|--|
| VA – амплитуда           | ТНЕТА – коэффициент затухания |  |
| FREQ – частота           |                               |  |

## vsource - источник постоянного напряжения



Рисунок 36. Графическое отображение элемента vsource

VAL – значение постоянного напряжения

Для установки параметров источников напряжения дважды нажать на параметр левой кнопкой мыши и вписать значение. Значения параметра вводится без указания единиц измерения. Чтобы ввести десятичную приставку, используются следующие обозначения: фемто-f, пико-р, нано-n, микрои, милли-m, кило-K, мега-Meg, гига-G, тера-T. 5400TP035\_core – блок параметров моделирования



Рисунок 37. Графическое отображение элемента 5400ТР035\_соге

**Важно!** Блок *5400TP035\_core* отвечает за настройку параметров моделирования и конфигурирования. Он должен обязательно присутствовать в каждой схеме.

tstep – шаг моделирования;

tstop – время моделирования;

rshunt – значение сопротивления резистора, добавленного между каждым выводом и «землей» для улучшения сходимости расчетов;

pref\_key – настройка напряжения LDO (принимает значения от 0 до 31);

LDO\_voltage – напряжения питания ядра (принимает значение 3,3 В или 5,0 В);

SAVE – опция ngspice, которая обеспечивает сохранение только написанных цепей в процессе моделирования. Используется для уменьшения размера файла с результатами моделирования. Для стандартного моделирования поле требуется оставить пустым.

Опция SAVE=all позволяет сохранить все внутренние и внешние цепи. Более подробную информацию можно посмотреть в <u>ngspice manual</u> «15.6.1. SAVE: Name vector(s) to be saved in raw file». Пример использования: «SAVE=inp inm out».

#### Автоматическая трассировка схемы

Для создания конфигурационной последовательности необходимо выполнить команду:

Tools -> DCS PDC-> Autotracing (кнопка 🦵 на панели инструментов).

После завершения процесса автоматической трассировки программа выдаст сообщение:

| Message |                               | × |
|---------|-------------------------------|---|
| 1       | Autotracing process completed |   |
|         | ОК                            |   |

Рисунок 38. Сообщение об успешной трассировке выбранной схемы

В случае получения сообщения об ошибке см. пункт «Ошибки при построении схем и методы их устранения».

Всплывающее окно с сообщением об успешной трассировке схемы также означает, что конфигурационная последовательность аналоговой части экспортирована в текстовый файл \DCSElectric\config\analog\_config.txt.

В процессе автоматической трассировки происходит размещение элементов в структуру микросхемы 5400TP035 и прокладываются связи между ними. В этот момент учитывается влияние трассировочных ключей и паразитных элементов. Значения их сопротивлений и емкостей записываются во внутреннюю структуру блоков. После автоматической трассировки схемы возможно посмотреть результат на схеме 5400TP035\_autotracing в библиотеке 5400TP035.



Рисунок 39. Результат автоматической трассировки

Для более наглядного результата работы трассировки рекомендуется выключить отображение неиспользуемых соединений. Для этого необходимо перейти в раздел *Layers* и двойным нажатием <u>левой</u> кнопкой мыши убрать отображение элементов *Arc*.



Рисунок 40. Результат автоматической трассировки

## Пользовательское размещение элементов в автоматической трассировке (v1.4+)

Каждый элемент в полной схеме ПАИС (в библиотеке 5400TP035.jelib) содержит параметр uniq, в который записан адрес элемента.



Рисунок 41. Пример параметра uniq в блоке CAU

Если указать определенный адрес блока в параметре *known\_address* любого элемента из библиотеки *symbol*, то алгоритм автоматической трассировки будет использовать выбранный блок вместо оптимального размещения.

Для автоматического размещения параметр *known\_address* следует оставить пустым. Для изменения значения параметра следует выделить блок и зайти в список параметров (клавиша *q*), в поле *parameters* найти *known\_address* и изменить на необходимое значение. Затем нажать *Apply* –> *OK*.







Рисунок 43. Меню изменения параметра known\_address

#### Сбалансированные цепи

Опция сбалансированных цепей сделана специально для проектирования прецизионных схем. Сбалансированные цепи, принадлежащие одной группе, трассируются с использованием одинакового количества соединительных ключей. Для того, чтобы пометить цепь как сбалансированную, требуется зайти в настройки выбранной связи (нажатием клавиши *q*) и переименовать ее в соответствии с шаблоном (*balance<group>name*).

Например, связи «balance<1>out1» и «balance<1>out2» принадлежат одной группе, а связи «balance<2>out3» и «balance<2>out4» принадлежат другой группе.

#### Критические цепи

Иногда при проектировании требуется минимизировать сопротивление и емкость некоторых связей. Цепям, которые были помечены пользователем, как критические ставится наивысший приоритет в процессе автоматической трассировки.

Для того, чтобы пометить цепь как критическую, требуется зайти в настройки выбранной связи (нажатием кнопки *q*) и добавить в ее название *«critical\_»*, например *«out» –> «critical\_out»*.

**Примечание:** Опции сбалансированных и критических цепей являются экспериментальными и находятся в процессе отладки.

#### Ошибки при построении схем и методы их устранения

В момент создания конфигурационной последовательности (*Tools* –> *DCS PDC* –> *Autotracing*) проводится полная проверка схемы, реализованной пользователем. При некорректном построении схемы или несоответствии внутренней структуре выводится одна из ошибок.

#### Ошибка количества используемых блоков.

Ошибка возникает при использовании чрезмерного количества блоков в одной схеме. Допустимое количество блоков:

| Название блока | Количество | Название блока | Количество |
|----------------|------------|----------------|------------|
| CAU            | 22         | CAP 8          |            |
| PAU            | 22         | REF 1          |            |
| SPM_mini       | 288        | 5400TP035_core |            |
| RES            | 88         | 540012035_0012 |            |



Рисунок 44. Ошибка количества используемых блоков

Решение: уменьшить количество блоков, указанных в тексте ошибки.

#### Ошибка отсутствия параметров моделирования (блок 5400TP035\_core)

Ошибка возникает при отсутствии блока 5400TP035\_core в схеме





Решение: добавить блок 5400ТР035\_соге и установить параметры моделирования.

#### Ошибка установки номера входа/выхода

Ошибка возникает при неверном численном значении входа/выхода схемы в блоках *INPUT*, *OUTPUT*, *OUTPUT\_ADR*, *OUTPUT\_DDR*, *OUTPUT\_1x5\_ADR*. Допустимые значения: 2, 4, 6, 19, 21, 23, 25, 27, 29, 31, 33, 35, 38, 40, 42, 44, 46, 48, 52, 53, 54, 55, 56, 57.

Важно! Вывод 35 не имеет встроенного усилителя в 1,5 раза.



Рисунок 46. Сообщение об использовании некорректного вывода микросхемы

Решение: установить допустимые значения номера входа/выхода.

## Моделирование аналоговой части

После создания первоначальной схемы имеется возможность провести моделирование для подтверждения правильности работы. Для этого необходимо:

- 1) Установить параметры источников напряжения;
- 2) Установить параметры моделирования;
- 3) Обозначить выводы, которые необходимо контролировать.

Для обозначения вывода необходимо зайти в его свойства (клавиша *q* или двойное нажатие <u>левой</u> кнопкой мыши по проводу) и в поле «*Name»* ввести название.

| 💽 Arc                  | Properties                     |                   |          | -            |           | ×   |
|------------------------|--------------------------------|-------------------|----------|--------------|-----------|-----|
| Type:                  | wire                           |                   |          |              |           |     |
| Network:               | IN1                            |                   |          |              |           |     |
| <u>N</u> ame:          | [N1                            |                   |          |              | Pro       | os. |
| <u>W</u> idth:         | 0                              | Bus size:         | 1        |              |           |     |
| Length:                | 24.5                           | Angle: 0          | 🗹 Eas    | sy to Select |           |     |
| Head:<br>At:           | symbol:CAU_N<br>(-273.75,19.7  | NEG_CAP_FB<br>'5) | {ic}['CA | U_NEG_@0']   | Se        | e   |
| Tail:                  | symbol:REF{ic                  | }['REF@1']        |          |              | Se        | •   |
| At:                    | (-298.25,19.7                  | '5)               |          |              | 30        | c   |
| Less                   | A                              | Apply             | (        | Cancel       | O         | C   |
|                        | Rigid                          | End Exte          | ension:  | Neither end  | $\sim$    |     |
|                        | Fixed-ang                      | e Directio        | nality:  | None         | $\sim$    |     |
|                        | 🗸 Slidable                     | Neg               | ation:   | None $\sim$  |           |     |
| ● List Sh<br>○ List Sh | ows Attributes<br>ows Bus Memb | ers               |          | Color a      | and Patte | m   |
| Name                   |                                | Value             |          | Code         |           |     |
|                        |                                |                   |          |              |           |     |
|                        |                                |                   |          |              |           |     |
|                        |                                |                   |          |              |           |     |

Рисунок 47. Обозначение выводов после построения схемы

- 4) Сохранить проект (File -> Save);
- 5) Запустить моделирование:

Tools –> Simulation (Spice) –> Simulate (кнопка > на панели инструментов).

После завершения процесса моделирования откроется окно *LTSpice IV*.

Для вывода результатов на экран выбрать пункт *Plot Settings –> Add trace* и в появившемся окне указать нужные выводы (например, *INP, INM, OUT* и т.д.). Выбор проводника осуществляется при помощи поисковой строки *«Only list traces matching»*, где вводятся названия выводов. Например, если необходимо посмотреть сигнал на выходе схемы, то в поисковой строке необходимо ввести *out* и нужный проводник будет обозначаться как *«v(out)»*.

| $\sigma$ Add Traces to Plot                                                                                                                                                                                                                     |                                                                                                          | >            |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------|--------------|
| Available data:                                                                                                                                                                                                                                 | Only list traces matching<br>out<br>Asterisks match colons                                               | OK<br>Cancel |
| IID.xcau_compred.b.xcau_<br>(ib.xoutput_a@4.b.xcau_m<br>(ib.xoutput_a@4.b.xcau_m<br>(ib.xpau@0.b.xcau_macre<br>(iv.xoutput_a@4.vvpulse@<br>Voutput_a@4.vvpulse@<br>Voutput_a@4.xcau_macre<br>V(xoutput_a@4.xcau_macre<br>V(xpau@0.xcau_macr@4.c | macr@a.bvcvsout)<br>acr@1.bvcvsout)<br>4.bvcvsout)<br>1]<br>@1.bia<br>@1.bia<br>@1.cascout1)<br>ascout1) |              |
| Expression(s) to add:                                                                                                                                                                                                                           |                                                                                                          |              |
| AutoRange                                                                                                                                                                                                                                       |                                                                                                          |              |

Рисунок 48. Окно вывода результатов моделирования

Для просмотра промежуточных точек (заранее не названных) необходимо зайти в свойства (клавиша «*q*» или двойное нажатие <u>левой</u> кнопкой мыши по проводу) и найти обозначение в поле «*Network*» (обратите внимание, параметр «*Network*» и «*Name*» могут различаться).

Вывод результатов проводится аналогично при помощи поисковой строки «*Only list traces matching*». В поисковой строке необходимо ввести *620* и нужный проводник будет обозначаться как *v(net*@*620)*.

| Add Traces to Plot    |                                  | ×      |
|-----------------------|----------------------------------|--------|
|                       | Only list traces matching<br>620 | OK     |
| Available data:       | Asterisks match colons           | Cancel |
| v(net@620)            |                                  |        |
| Expression(s) to add: |                                  |        |
|                       |                                  |        |
| 🗹 AutoRange           |                                  |        |
|                       |                                  |        |



Рисунок 49. Вывод результатов моделирования при помощи поисковой строки

Рисунок 50. Свойство провода для вывода результатов моделирования





Некоторые инструменты программы моделирования LTspice IV:

Увеличение интересующей области – нажать <u>левую</u> кнопку мыши, и не отпуская, выделить интересующую область.

Возврат масштаба к начальному – нажать кнопку «Zoom full extents» в панели инструментов.

Добавление координатной плоскости: *Plot Settings* –> *Add Plot Pane*, также добавить координатную плоскость можно установленной горячей клавишей «*}*».

Вывод маркеров – нажать <u>левой</u> кнопкой мыши по названию проводника.

Удаление маркера – нажать клавишу «Delete» и <u>левой</u> кнопкой мыши выбрать название проводника.

Важно! На текущий момент в DCS\_Electric существует 3 уровня моделирования:

- 1) Функциональное моделирование (схема в библиотеке *simulation* до автоматической трассировки) данное моделирование не учитывает паразитные и коммутационные элементы.
- 2) Глубокое функциональное моделирование (схема в библиотеке simulation после автоматической трассировки) – данное моделирование учитывает паразитные сопротивления и емкости трассировки, а также коммутационных элементов. Данный уровень моделирования является оптимальным для отладки схемы.
- 3) Полное моделирование (схема 5400TP035\_autotracing после автоматической трассировки) учитывает также паразитные составляющие неактивных коммутационных элементов. Обеспечивает наиболее качественное моделирование, однако может приводить к несходимости расчетов и затрачивает большие временные ресурсы.

# Ручная трассировка и моделирование

1) Открыть проект (*File -> Open*);

2) Выбрать схему 5400ТР035 в библиотеке 5400ТР035;

3) Продублировать схему (<u>правой</u> кнопкой мыши по схеме *5400TP035* –> *Duplicate cell*). В открывшемся окне ввести название схемы и нажать *OK*. Название должно содержать только латинские буквы, цифры и знак «\_» без пробелов. Дважды нажмите <u>левой</u> кнопкой мыши на созданную схему.



| 🔛 New Cell Name          |    | × |
|--------------------------|----|---|
| Name of duplicated cell: |    |   |
| 5400TP035_newscheme      |    |   |
| Cancel                   | OK |   |

Рисунок 52. Окно дублирования схемы



Рисунок 53. Полная схема для ручной трассировки

# Основные блоки схемы

Прецизионный усилительный блок PAU



Рисунок 54. Общий вид прецизионного усилительного блока PAU

| INP – неинвертирующий вход блока | ОUTМ – инвертирующий выход                         |
|----------------------------------|----------------------------------------------------|
| INM – инвертирующий вход блока   | ОUTC – выход компаратора                           |
| ОUTР – неинвертирующий выход     | IB – вывод для подключения токозадающего резистора |

Таблица 2. Выбор режима работы прецизионного усилительного блока («0» – ключ разомкнут, «1» – ключ замкнут)

| A | В | Режим работы                                     |
|---|---|--------------------------------------------------|
| 0 | 0 | Компаратор, выход ОUTC                           |
| 0 | 1 | ОУ общего применения, выход ОUTP                 |
| 1 | 0 | Полностью дифференциальный ОУ, выход ОUTP и OUTM |
| 1 | 1 | Комбинация не допустима                          |

В состав блока входят 2 программируемых цифровых потенциометра 112 кОм, каждый управляется с помощью 4 ключей. С помощью каждого потенциометра возможно реализовать 16 комбинаций соотношений X1:Y1 (X2:Y2).



Рисунок 55. Эквивалентная схема потенциометров в прецизионном усилительном блоке

Таблица 3. Соответствие ключей потенциометра и соотношения резисторов («0» – ключ разомкнут, «1» – ключ замкнут)

| Ключ 4<br>(ст. разряд) | Ключ 3 | Ключ 2 | Ключ 1<br>(мл. разряд) | Соотношение<br>X1:Y1 (X2:Y2) |
|------------------------|--------|--------|------------------------|------------------------------|
| 0                      | 0      | 0      | 1                      | 1:15                         |
| 0                      | 0      | 1      | 0                      | 1:7                          |
| 0                      | 0      | 1      | 1                      | 3:13                         |
| 0                      | 1      | 0      | 0                      | 1:3                          |
| 0                      | 1      | 0      | 1                      | 5:11                         |
| 0                      | 1      | 1      | 0                      | 6:10                         |
| 0                      | 1      | 1      | 1                      | 7:9                          |
| 1                      | 0      | 0      | 0                      | 1:1                          |
| 1                      | 0      | 0      | 1                      | 9:7                          |
| 1                      | 0      | 1      | 0                      | 10:6                         |
| 1                      | 0      | 1      | 1                      | 11:5                         |
| 1                      | 1      | 0      | 0                      | 3:1                          |
| 1                      | 1      | 0      | 1                      | 13:3                         |
| 1                      | 1      | 1      | 0                      | 7:1                          |
| 1                      | 1      | 1      | 1                      | 15:1                         |

Средняя точка полностью дифференциального ОУ формируется автоматически и равна середине питания (VDDINT – VSSA)/2.

Динамика и ток потребления ячейки программируются с помощью токозадающих резисторов на выводе IB (50 кОм, 100 кОм, 200 кОм). Для включения блока необходимо установить значение сопротивления 350 кОм. При необходимости увеличения быстродействия, установить значение сопротивления 150 кОм совместно с 350 кОм. При использовании блока в качестве компаратора использовать сопротивление 50 кОм совместно с 350 кОм.

Для обеспечения большей устойчивости схем с длинными обратными связями в блок добавлены шунтирующие емкости номиналом 2 пФ.

На ячейку можно подать импульсы чоппер стабилизации. Для этого на вывод 20 подается меандр от VSSA до VDDINT с частотой от 100 кГц до 300 кГц. При использовании чоппер стабилизации напряжение смещения блока уменьшается до уровня не более 100 мкВ.

# Усилительный блок CAU



Рисунок 56. Общий вид усилительного блока CAU

| INP – неинвертирующий вход блока | IВ – вывод для подключения токозадающего резистора      |
|----------------------------------|---------------------------------------------------------|
| INM – инвертирующий вход блока   | В0, В1, В2 – выводы для управления частотной коррекцией |
| ОUT – выход блока                |                                                         |

Таблица 4. Настройка частотной коррекции усилительного блока CAU («0» – ключ разомкнут, «1» – ключ замкнут)

| B2 | B1 | B0 | С, пФ |
|----|----|----|-------|
| 0  | 0  | 0  | 0     |
| 0  | 0  | 1  | 2     |
| 0  | 1  | 0  | 4     |
| 0  | 1  | 1  | 6     |
| 1  | 0  | 0  | 8     |
| 1  | 0  | 1  | 10    |
| 1  | 1  | 0  | 12    |
| 1  | 1  | 1  | 14    |

В состав блока входит программируемый цифровой потенциометр 112 кОм, управляется с помощью 4-х ключей.





С помощью потенциометра возможно реализовать 16 комбинаций соотношений X1:Y1. Методика установки необходимого соотношения резисторов в потенциометре аналогична с прецизионным усилительным блоком.

Динамика и ток потребления ячейки программируются с помощью токозадающих резисторов на выводе IB (50 кОм, 100 кОм, 200 кОм). Для включения блока необходимо установить значение сопротивления 350 кОм. При необходимости увеличения быстродействия, установить значение сопротивления 150 кОм совместно с 350 кОм. При использовании блока в качестве компаратора использовать сопротивление 50 кОм совместно с 350 кОм.

Для обеспечения большей устойчивости схем с длинными обратными связями в блок добавлена шунтирующая емкость номиналом 1,6 пФ.



#### Программируемый блок пассивных компонентов РРС

Рисунок 58. Общий вид программируемого блока пассивных компонентов

Блок состоит из 2-х программируемых резисторов (максимальное сопротивление 400 кОм, шаг настройки 80 кОм), 2 конденсаторов (8,34 пФ), 4-х выводов «земли» и набора коммутационных ключей. Блок не имеет самостоятельных встроенных функций и предназначен для работы в составе более сложных блоков вместе с усилительными блоками.

Допускаемое отклонение номинала между блоками в пределах одной микросхемы – 1%.



## Блок ввода/вывода PADDR

Рисунок 59. Общий вид блока ввода/вывода

Для связи ядра с контактными площадками по периферии кристалла расположены 24 блока ввода/вывода PADDR.

Выходные сигналы могут быть выведены на площадки как напрямую, так и через аналоговый (ADR) или цифровой (DDR) буфер.

Аналоговый буфер построен на основе операционного усилителя с нагрузочной способностью до 30 мА. Включается аналоговый буфер замыканием ключа «ON». Блок ADR может быть сконфигурирован как повторитель и как усилитель в 1,5 раза. Усилитель необходим для увеличения выходного напряжения до 5,0 В при использовании внутреннего напряжения 3,3 В. Включается усилитель замыканием ключей «ON» и «GAIN».

Цифровой буфер используется для вывода сигналов с выходов компараторов. Включается цифровой буфер замыканием ключа «EN».

Для ввода сигнала используется ключ, который напрямую соединяет площадку с внутренними цепями.

## Блок свободной конфигурации SPM



Рисунок 60. Общий вид блока свободной конфигурации

Блок свободной конфигурации представляет собой набор из n- и p-канальных МОП-транзисторов, резисторов и конденсаторов. Блок имеет матричную структуру и состоит из 32 ячеек. Структура повторяющейся ячейки приведена на рисунке.



- А n-канальный МОП-транзистор;
- Б р-канальный МОП-транзистор;
- В вывод подключения к VDDA;
- Г вывод подключения к VSSA;
- Д резисторы 16 кОм и 76 кОм;
- Е конденсатор 1 пФ.

Рисунок 61. Структура повторяющейся ячейки блока свободной конфигурации



# Коммутационный блок СВ

Рисунок 62. Общий вид коммутационного блока

Коммутационный блок CB осуществляет коммутацию блоков для построения произвольной электрической схемы устройства.

Коммутационные связи на уровне микросхемы имеют 3 составляющие:

– глобальные (шины Х, Ү);

- среднемагистральные (шины X12 - X22, X15 - X25, Y12 - Y22, Y15 - Y25);

– локальные (шины X11 – X21, X13 – X23, X14 – X24, X16 – X26, Y11 – Y21, Y13 – Y23, Y14 – Y24, Y16 – Y26).

Каждая шина связей по X и Y имеет 1 глобальную, 2 среднемагистральных и 4 локальных. Коммутационный блок стоит на пересечениях X и Y шин и осуществляет коммутацию семи X шин и семи Y шин.

Сопротивление разомкнутого ключа >1 ГОм;

Сопротивление замкнутого ключа – 700 Ом (при напряжении питания 5,0 В); 1200 Ом (при напряжении питания 3,3 В).

Линейный регулятор напряжения LDO





Для формирования внутреннего напряжения питания ядра (VDDINT) используется линейный регулятор напряжения LDO. Выходное напряжение настраивается с помощью ключей С и D.

Таблица 5. Выбор выходного напряжения LDO («0» – ключ разомкнут, «1» – ключ замкнут)

| C | D | Выходное напряжение VDDINT, В |
|---|---|-------------------------------|
| 0 | 0 | 5,0                           |
| 1 | 1 | 3,3                           |

Выходное напряжение можно проконтролировать на выводе VDDINT (13, 26, 47) микросхемы. Микросхема поставляется с ненастроенным напряжением (без настройки выходное напряжение ниже заявленного). Подстройка выполняется один раз при НУ путем программирования. Шаг настройки 40 мВ.

Таблица 6. Соответствие ключей LDO и напряжения настройки («0» – ключ разомкнут, «1» – ключ замкнут)

| F4<br>(ст. разряд) | F3 | F2 | F1 | F0<br>(мл. разряд) | Напряжение<br>настройки, мВ |
|--------------------|----|----|----|--------------------|-----------------------------|
| 0                  | 0  | 0  | 0  | 0                  | 0                           |
| 0                  | 0  | 0  | 0  | 1                  | 40                          |
| 0                  | 0  | 0  | 1  | 0                  | 80                          |
| 0                  | 0  | 0  | 1  | 1                  | 120                         |
| 0                  | 0  | 1  | 0  | 0                  | 160                         |
| I                  | l  | l  | l  | l                  |                             |
| 1                  | 1  | 1  | 0  | 0                  | 1160                        |
| 1                  | 1  | 1  | 0  | 1                  | 1200                        |
| 1                  | 1  | 1  | 1  | 0                  | 1240                        |
| 1                  | 1  | 1  | 1  | 1                  | 1280                        |

**Важно!** Тонкая настройка LDO не влияет на моделирование и необходима при программировании микросхемы.

### Источник опорного напряжения



Рисунок 64. Общий вид источника опорного напряжения

В состав микросхемы входит источник опорного напряжения. Выходное напряжение (1,0 В) можно проконтролировать на выводе MUXIO (5) при выбранном канале i0. С помощью программирования возможно усиление выходного напряжения в 2,5 раза.

Микросхема поставляется с ненастроенным напряжением (без настройки выходное напряжение выше заявленного). Подстройка выполняется один раз при НУ путем программирования. Шаг настройки 5 мВ.

Таблица 7. Соответствие ключей ИОНа и напряжения настройки («0» – ключ разомкнут, «1» – ключ замкнут)

| F4<br>(ст. разряд) | F3 | F2 | F1 | F0<br>(мл. разряд) | Напряжение<br>настройки, мВ |
|--------------------|----|----|----|--------------------|-----------------------------|
| 0                  | 0  | 0  | 0  | 0                  | 0                           |
| 0                  | 0  | 0  | 0  | 1                  | 5                           |
| 0                  | 0  | 0  | 1  | 0                  | 10                          |
| 0                  | 0  | 0  | 1  | 1                  | 15                          |
| 0                  | 0  | 1  | 0  | 0                  | 20                          |
| l                  | l  |    | l  | l                  |                             |
| 1                  | 1  | 1  | 0  | 0                  | 145                         |
| 1                  | 1  | 1  | 0  | 1                  | 150                         |
| 1                  | 1  | 1  | 1  | 0                  | 155                         |
| 1                  | 1  | 1  | 1  | 1                  | 160                         |

**Важно!** Тонкая настройка источника опорного напряжения не влияет на моделирование и необходима при программировании микросхемы.

## Примеры коммутации без использования автоматической трассировки.

Для коммутации следует нажать на один из контактов ключа <u>левой</u> кнопкой мыши, а затем на соседний контакт ключа <u>правой</u> кнопкой мыши.

Важно! Для единовременного удаления ключей из отдельного элемента или всей схемы существует скрипт *Delete keys*. Для его использования необходимо выделить либо отдельный элемент <u>левой</u> кнопкой мыши, либо всю схему для удаления всех замкнутых ключей (*Ctrl+A*), затем выполнить команду *Tools* –> *Service methods* –> *Delete keys*. Для удаления одного ключа необходимо зажать клавишу *Ctrl* и нажать <u>левой</u> кнопкой мыши на ключ, который необходимо удалить. После того как ключ будет выделен белым цветом нажать клавишу *Backspace* или *Delete*. Для выделения нескольких ключей необходимо использовать комбинацию *Ctrl+Shift+ЛКМ*.

Примеры коммутации и реализации отдельных блоков (трассировка подсвечена для наглядности):



Рисунок 65. Соединение точки А с точкой В в блоке коммутации



Рисунок 66. Соединение точки А с точкой В через цифровой буфер



Рисунок 67. Реализация повторителя на блоке CAU



Рисунок 68. Соединение точки А с точкой В через резистор сопротивлением 160 кОм



Рисунок 69. Реализация усилителя с соотношением резисторов 1:1 на блоке PAU

4) После построения схемы с помощью источников напряжения можно задать внешние воздействия. Для этого нужно перенести компоненты из библиотеки *symbol* в рабочее пространство. Чтобы перенести блоки в рабочее пространство нажмите <u>левой</u> кнопкой мыши на нужный блок и, не отпуская кнопку, перетащите в рабочее пространство;

5) Задать параметры моделирования с помощью блока 5400TP035\_core из библиотеки ngspice;

6) Сохранить проект File -> Save;

7) Выполнить команду: *Tools* –> *DCS PAIS* –> *Export Analog Keys* для формирования конфигурационной последовательности. Файл *config.txt;* 

8) Выполнить команду *Tools* –> *Simulation (Spice)* –> *Simulate* (кнопка <br/>
ка панели инструментов) для запуска моделирования.

После завершения процесса моделирования откроется окно LTSpice IV.

Для вывода результатов на экран выбрать пункт *Plot Settings –> Add trace* и в появившемся окне указать нужные выводы. Выбор проводника осуществляется при помощи поисковой строки *«Only list traces matching»*, где вводятся названия выводов. Для просмотра названий выводов необходимо зайти в свойства (клавиша «q» или двойное нажатие левой кнопкой мыши по проводу) и найти обозначение в поле *«Network»* (обратите внимание, параметр *«Network»* и *«Name»* могут различаться).



Рисунок 70. Свойства провода для вывода результатов моделирования



Рисунок 71. Результаты моделирования с использованием маркеров

### Построение прецизионных схем

При использовании микросхемы 5400ТР035 необходимо учитывать, что сопротивление каждого замкнутого ключа 700 Ом (при напряжении питания 5,0 В) и 1200 Ом (при напряжении питания 3,3 В).

Для уменьшения влияния сопротивления ключей на точность характеристик необходимо использовать четырехточечный метод построения схем. Суть метода состоит в том, чтобы разделить пути протекания тока и пути распространения напряжения сигнала. Рассмотрим пример реализации повторителя, в котором обратная связь замыкается сразу на выходе операционного усилителя.



Рисунок 72. Реализация повторителя (вариант 1)

В этом случае из-за тока, протекающего между выходом повторителя и нагрузкой R, произойдет падение напряжения на коммутационных ключах. Поэтому напряжение в точке B будет равно:

$$V_B = V_{in} - I * (n * R_k)$$

где n – количество ключей между точками A и B, Rk – сопротивление ключа.

Осциллограмма данной реализации представлена на рисунке 73, где сигнал 1 – входной сигнал, а сигнал 2 – выходной сигнал (точка В). Видно, что выходной сигнал искажен по сравнению с входным сигналом из-за протекания тока через коммутационные ячейки.



Рисунок 73. Экспериментальный результат реализации повторителя (вариант 1)

Для того, чтобы передать напряжение на выходе повторителя без потерь, необходимо использовать схему, показанную на рисунке 74. Инвертирующий вход и выход ОУ соединяются в точке В, у входа следующего блока.



Рисунок 74. Реализация повторителя (вариант 2)

В таком случае падение напряжения на отрезке AB компенсируется отрицательной обратной связью и искажения сигнала не происходит. Осциллограмма представлена ниже. Выходной сигнал совпадает с входным сигналом.



Рисунок 75. Экспериментальный результат реализации повторителя (вариант 2)

Следующий метод улучшения характеристик – шунтирование элементов. В качестве примера предлагается реализация неинвертирующего усилителя с коэффициентом усиления 2. Для установки коэффициента усиления используется цифровой потенциометр (R1, R2). В первом варианте исполнения резистор в обратной связи соединяется с выходом ОУ через некоторое количество коммутационных ключей. Выходной сигнал снимается в точке D.



Рисунок 76. Реализация неинвертирующего усилителя (вариант 1)

В этом случае сопротивление резистора в обратной связи суммируется с сопротивлением ключей. Коэффициент усиления будет равен:

$$K_{\rm y} = 1 + \frac{R_2 + n * R_k}{R_1}$$

где n – количество ключей между точками С и D, Rk – сопротивление ключа.

При достаточно длинном пути между инвертирующим входом и выходом возникает генерация, т.к. из-за сопротивления ключей и паразитных емкостей, путь представляет собой цепочку RC-элементов, осуществляющих фазовый сдвиг.

Осциллограмма данной реализации представлена на рисунке 77, где сигнал 1 – входной сигнал, а сигнал 2 – выходной сигнал. При этом на выходном сигнале наблюдается генерация.

Также из-за неправильно собранной цепи обратной связи, без учета предыдущих рекомендаций, коэффициент усиления выше, чем расчетный.



Рисунок 77. Экспериментальный результат реализации неинвертирующего усилителя (вариант 1)

Для исключения влияния коммутационных ключей выходное напряжение нужно снимать с выхода резистивного делителя (точка E), а не с выхода ОУ. В этом случае исключается влияние коммутационных ключей на выходной сигнал.



Рисунок 78. Реализация неинвертирующего усилителя (вариант 2)

Если фазовый сдвиг приводит к генерации, обратную связь необходимо шунтировать конденсатором, как показано на рисунке 78. Осциллограмма представлена ниже.



Рисунок 79. Экспериментальный результат реализации неинвертирующего усилителя (вариант 2)

## Импорт схемы из конфигурационной последовательности

Для импорта конфигурационной последовательности необходимо открыть схему, в которую будет импортирована последовательность, и выполнить команду: *Tools –> Service methods –> Import Keys.* 



Рисунок 80. Запуск скрипта импорта конфигурационной последовательности

В открывшемся окне выбрать файл с конфигурационной последовательностью. По завершении работы скрипта все ключи из файла проставятся автоматически в текущую выбранную схему.

# Совместимость проектов

Прямой перенос проектов из версии CYGELENG v4.0 невозможен.

Существует 3 основных способа переноса проектов:

1) Перенос библиотеки *simulation.jelib* из проекта версии CYGELENG v4.0 в проект DCS\_Electric. Размеры элементов были значительно изменены, поэтому такая замена приведет к небольшим изменениям в схеме и возможному разрыву некоторых связей. При первом открывании схемы всплывет уведомление о большом количестве ошибок, его можно игнорировать. Далее следует восстановить разорванные связи и привести схему к читаемому виду, после этого перенос проекта можно считать завершенным.

#### Важно! Данный способ переноса не сработает в случае использования в проекте блоков SPM.

2) Восстановление схемы из конфигурационной последовательности позволяет получить из файла с конфигурационной последовательности функциональную схему, использующую библиотечные элементы из библиотеки *symbol*. После восстановления требуется привести схему к читаемому виду. На этом перенос проекта можно считать завершенным.

3) Перенос ручной трассировки можно осуществить при помощи скрипта импорта, конфигурационные последовательности являются совместимыми.

## Оптимизация проекта для моделирования

Оптимизация проекта удаляет неиспользуемые блоки в схеме и значительно ускоряет процесс моделирования полной схемы.

Запуск скрипта оптимизации выполняется командой: Tools -> DCS PAIS -> Delete Unused Part.

В диалоговом окне выбрать файл с конфигурационной последовательностью в данной схеме (если файла нет, то следует предварительно его создать с помощью скрипта *Export Analog Keys*).

Результат работы скрипта:



Рисунок 81. Результат работы скрипта оптимизации проекта

Для проведения расчетов при отладке схемы рекомендуется выполнять скрипт оптимизации в дублированной схеме. Отмена скрипта оптимизации (для дальнейшего проектирования) комбинацией клавиш «Ctrl» + «Z» может привести к системным ошибкам и нарушению нумерации ключей.

# Скрипты Сору и Paste

Для удобства использования ручной трассировки из CYGELENG 4.0 были перенесены скрипты копирования и вставки внутренних ключей блока.

Для копирования ключей нужно выделить один из блоков и выполнить скрипт *Tools* –> *Service Methods* –> *Copy Keys*. В результате в *Electric Messages* будет выведено сообщение о завершении скрипта и список скопированных ключей.

| Сору  | operation | completed |
|-------|-----------|-----------|
| [126] |           |           |

Рисунок 82 Сообщение о корректном копировании ключей

Вставка ключей в другой блок того же типа осуществляется с помощью скрипта Tools -> Service Methods -> Paste Keys.

Результатов выполнения скрипта будет копирование всех внутренних ключей из одного блока в другой.

#### Восстановление схемы из конфигурационной последовательности

Начиная с DCS\_Electric доступна функция восстановления электрической схемы из конфигурационной последовательности:

1) Создать новую схему (правой кнопкой мыши по библиотеке simulation -> Create New Cell).

2) В открывшемся окне в поле Name ввести название схемы, в поле View выбрать schematic.

3) Вынести из библиотеки symbol в рабочее пространство блок 5400TP035\_core.

4) Вызвать скрипт восстановления схемы из конфигурационной последовательности (*Tools -> DCS PAIS -> Reinvent configuration*)

5) В диалоговом окне выбрать файл с конфигурационной последовательностью для восстановления (по умолчанию *analog\_config.txt*)

Процесс восстановления может занять длительное время, которое нелинейно зависит от величины схемы. Пример восстановленной схемы приведен на рисунке 83.



Рисунок 83. Результат работы восстановления схемы из конфигурационной последовательности

Примечание! Окружности, ромбы и голубые точки показывают возможные центры элементов в сетке.

**Важно!** Восстановление схемы из конфигурационной последовательности является случайным процессом и в текущей версии программного обеспечения могут возникать ошибки, связанные с некорректным расположением элементов. При наличии ошибки нахождения пути, следует удалить полученную часть схемы и запустить процесс еще раз.

# Лист регистрации изменений

| Дата       | Версия | Изменения                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|------------|--------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 23.03.2020 | 1.0    | Исходная версия                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
| 01.03.2021 | 1.1    | Изменено описание под ПО DCS_Electric_v1.4:<br>Изменено описание пункта «Настройка рабочей станции»<br>Добавлен пункт «Маршрут проектирования»<br>Изменено описание пункта «Проектирование аналоговой части»<br>Добавлено описание блоков SPM-mini<br>Добавлен пункт «Автоматическая трассировка схемы»<br>Добавлен пункт «Учёт трассировочных ключей и паразитных<br>элементов»<br>Добавлен пункт «Пользовательское размещение элементов в<br>автоматической трассировке»<br>Добавлен пункт «Сбалансированные цепи»<br>Добавлен пункт «Критические цепи»<br>Добавлен пункт «Коделирование аналоговой части»<br>Добавлен пункт «Восстановление схемы из конфигурационной<br>последовательности»<br>Удален пункт «Копирование частей блока SPM»<br>– обновлен рисунок 1;<br>– обновлен рисунок 2;<br>– изменен рисунок 4;<br>– удален рисунок 5;<br>– удален рисунок 6;<br>– удален рисунок 7;<br>– добавлен рисунок 7; |
| 14.05.2021 | 1.2    | Добавлен пункт «скрипты Copy и Paste»                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
| <br>       |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
| <br>       |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |
|            |        |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |