5400ВК015

Документация

5400ВК015

Сбоеустойчивый 8-ми разрядный контроллер с аппаратной поддержкой интерфейсов UART, SPI, I2C

Микросхема контроллера c архитектурой ядра 8051 с диапазоном рабочих частот до 8,0 МГц (тактирование системы осуществляется несколькими способами: кварцевый резонатор, RC-генератор, внешний источник). В составе микросхемы 4 универсальные линии ввода/вывода. В микросхеме реализована однократно программируемая память (antifuse). После программирования микросхема готова к работе при включении питания, времени на загрузку не требуется.

Номер ТУ

АЕНВ.431290.610ТУ

Тип корпуса
Статус разработки

Исследование опытных образцов

Температурный диапазон

от –60°С до +125°С

Отладочный комплект

В разработке

Характеристики

Особенности микроконтроллерного ядра:
− система команд 8051, тактовая частота до 8,0 МГц
– машинный цикл 5 тактов
– возможность выбора способа тактирования (кварцевый генератор, RC-генератор, внешний источник)
– настраиваемые прерывания по внешним событиям

Память:
– внутренняя память программ: 4 КБ ОППЗУ
– внутренняя память данных: 256 Байт ОЗУ
– работа только с внутренней памятью программ

Периферия
− интерфейс JTAG
– интерфейс SPI
– интерфейс I2C
− UART с настраиваемой скоростью передачи
− 4 универсальные линии ввода/вывода с индивидуальной настройкой направления
− два 24-разрядных таймера/счетчика
– сторожевой таймер
− модуль перевода системы в энергосберегающий режим таймера (SLEEP)

Структурная схема